### הטכניון – מכון טכנולוגי לישראל הפקולטה להנדסת חשמל



### מעבדה 1אי 044157

# (DEBUG) ניפוי תקלות בחומרה System\_Verilog

דו״ח מכין - שאלות ותרגילי הכנה עם אמולטור למקלדת

חניסוי פותח בחסות המעבדה למערכות ספרתיות מהירות מהירות מהירות

2020 קיץ - 3.12 גרסה

# עדכנו: דודי בר-און, ארמנד שוקרון, ליאת שורץ על פי החוברת המקורית של עמוס זסלבסקי

| 18/08/2020 | תאריך הגשת דוייח ההכנה |
|------------|------------------------|
| אלון מזרחי | שם המדריך              |

| שם משפחה | שם פרטי | סטודנט |
|----------|---------|--------|
| דביר     | ליאור   | 1      |
| אילתה    | נועם    | 2      |

הנחיה: קובץ זה הוא גם תבנית לדו"ח המכין, יש לשמור ב- PDF ולהגיש במודל.

# תוכן עניינים של דו"ח מכין

| 2  | פתיחת הקבצים לעבודה                | ט   | 1 |
|----|------------------------------------|-----|---|
|    | מכונת RANDOM                       |     |   |
|    | משק למקלדתמשק למקלדת               |     |   |
| 4  | תכו יחידת ה - BITREC               | 3.1 |   |
| 9  | סימולציה                           | 3.2 |   |
| 10 | חישוב עומק הזכרון עבור הנתח הלוגי  | 1   | 4 |
| 10 | מטלת תכן עם מקלדתמטלת תכן עם מקלדת | כ   | 5 |
|    | יבוי העבודהייבוי העבודה            |     |   |

## 1 פתיחת הקבצים לעבודה

. הורד מהמודל קובץ ארכיב של המעבדה ופתח אותו לפרויקט בדיסק שלך.



ודא תכולת קבצים כזו:



הקבצים המסומנים בכחול הם עבור עבודת הכנה זו.

הקבצים המסומנים בירוק הם עבור המעבדה. הם נתונים לך עכשיו כחלק מהפרויקט שתתחיל אותו כעת בעבודת ההכנה ותמשיך אותו במעבדה.

<u>הערה חשובה: בסיום העבודה יש לשמור את הפרויקט כארכיב QAR במודל וכן להביאו למעבדה</u>. יחד עם כל הרכיבים אותם אתה כותב במסגרת עבודת ההכנה. זה יהווה בסיס לעבודתך במעבדה.

#### 2 מכונת RANDOM

נתון לך קובץ random.sv, המממש מערכת שמייצרת מספרים בצורה אקראית.

פתח אותו ונסה להבין את פעולתו.

הפוד אותו ל-TOP והרץ אנליזה שלו.

הוסף (Tools -> Netlist Viewers -> RTL Viewer) **RTL VIEW - הצג את היצוג הגרפי שלו כ-**



#### ?הסבר מדוע היציאה dout[7..0] הסבר מדוע היציאה

תשובה: הערך יוחזר כתלות בזמן שבו rise עולה מאפס לאחד, כל עוד עליה זו היא אקראית אז נקבל מספר אקראי

כיצד ניתן לשנות את המכונה כך שתגריל מספרים שהם כפולות של 2 בלבד?

משובה: נגדיל את count בקפיצות של 2

לבדיקת הפעולה של המודול הרץ סימולציה והוסף את תוצאות הסימולציה לדו"ח. הראה תוצאה אקראית בשני מקרים לפחות.

הקפד להציג בסימולציה גם את המונה הפנימי



### 3 ממשק למקלדת

כפי שהוסבר בחומר הרקע לניסוי זה, התכן הסינכרוני הבא נבחר למימוש **ממשק חומרה למקלדת**.



יחידות אלה כתובות בשפת SYS-VERILOG ותשמשנה לבנית הממשק למקלדת במעבדה. להלן הקבצים הנתונים לך המרכיבים את הממשק למקלדת:

- וpf.sv : יחידת מסנן מעביר נמוכים יחידת המקלט ברמת ה - bitrec.sv : Bit – נתון שלד שלה
  - byterec.sv : Byte יחידת המקלט ברמת ה

### 3.1 תכן יחידת ה - BITREC

<u>רקע למטלה</u>: כמו שהוסבר בחומר הרקע תפקידה של היחידה שמטפלת בתשדורת הטורית, ה-ו אוא kbd\_dat ו kbd\_clk מידע מקבילי ביציאה, אהפיק מהמידע מחבילי ביציאה אוא להפיק מהמידע מחבילי ביציאה, מודע מקבילי ביציאה dout\_new, יחד עם יציאת חיווי שפעילה למשך מחזור שעון אחד ושנקראת dout\_new. דיאגרמת הזמנים הבאה מתארת אותות אלו אחד ביחס לשני וביחס לאות השעון:



נתון לך הקובץ <u>bitrec.sv</u> שהוא שלד המכיל את כל החלקים הדרושים כפי שהוסבר בחומר הרקע פרט למכונת המצבים.

<u>שים לב!</u> השתמש אך ורק בקובץ הנתון לך כעת במודל <u>ולא</u> בגרסאות אחרות מסמסטרים קודמים!

הוסף לקובץ זה את הקוד של מכונת המצבים, כפי שתתואר להלן, במקומות בקובץ שבהם 22222222 fill your code please כתובה ההערה

מכונת מצבים (מסוג Moore) משמשת כבקר של היחידה. דיאגרמת המצבים הבאה מתארת את התנהגותה.



#### בדיאגרמה הנייל השתמשנו **בקיצורים** הבאים:

- clk! -בגבוה, ו- PS2\_CLK (ממופה לפין Kbd\_CLK) בגבוה, ו- clk! בנמוך
- בנמוך Data! בגבוה, ו- PS2\_DAT מציין את האות Kbd\_DAT ממופה לפין Data
  - true במצב parity\_ok מציין את הסיגנל ok
  - false מציין את הסיגנל Error מציין את במצב
  - מונה את מספר הביטים של קוד המקש שמגיעים בקו הסריאלי counter -

#### הדרכה ודרישות:

לתוב קוד המתאר את מכונת המצבים באמצעות תהליך סינכרוני בלבד. פתח את הקובץ <u>לתוב קוד המתאר את מכונת המצבים באמצעות תהליך סינכרוני בלבד</u> מתוך הפרויקט הקיים KBD והגדר אותו כהיררכיה עליונה. הוסף לקובץ את הקוד שלך בלבד בהתאם להנחיות להלו.

#### שימו לב: במכונה הוכנסה תקלה במכוון

אין צורך לשנות חלקים אחרים משלד הקוד הנתון ב- bitrec.sv! אם מצאתם את התקלה- אנא אל תדווחו עליה בפורום שאלות ותשובות וגם אל תספרו לחבריכם, השאירו להם את חווית הגילוי העצמי!

#### חשב מהו NUM\_OF\_BITS.

תשובה: 10

בטבלה הבאה מפורטים המצבים שבמכונה והפעולות לביצוע בכל מצב. מלא את העמודה האחרונה בטבלה לפי הדוגמה שבשורה הראשונה:

| לאיזה מצב עוברים מהמצב הנוכחי ובאילו<br>תנאים – למלא את התאים הריקים | פעילות עיקרית                    | שם המצב |
|----------------------------------------------------------------------|----------------------------------|---------|
| עוברים ל- LowClk                                                     | מאפסים את המונה count. ממתינים   | Idle    |
| -ב ירידה בשעון Kbd_CLK עם ירידה ב                                    | לתו חדש : אם יש ירידה באות השעון |         |
| (סימן שמתחיל להגיע תו Kbd_DAT                                        | וגם ירידה באות הנתונים Kbd_CLK   |         |
| חדש)                                                                 | אז עוברים למצב הבא. Kbd_DAT      |         |
| עוברים ל-HiClk                                                       | זה מצב קבלת הביט. במצ זה ממתינים | LowClk  |
|                                                                      | לאות שעון גבוה כי זה אומר שהביט  |         |
|                                                                      | הבא מגיע.                        |         |

| THE LOT IT                         | TTI 1 07 77                                                        |         |
|------------------------------------|--------------------------------------------------------------------|---------|
| count וגם אם Kbd_CLK עם עליה בשעון | : אם Kbd_CLK גבוה                                                  |         |
| num_of_bits קטן מ                  | - משרשרים למקום האחרון ברגיסטר                                     |         |
|                                    | ההזזה shift_reg את הסיבית החדשה                                    |         |
|                                    | שהגיעה מה- Kbd_DAT.                                                |         |
|                                    | _                                                                  |         |
|                                    | Next_Shift_Reg =                                                   |         |
|                                    | {kbd_dat,shift_reg [9:1]};                                         |         |
|                                    |                                                                    |         |
|                                    | - בודקים אם מונה הביטים cntr קטן                                   |         |
|                                    | ממספר הביטים. אם כן (טרם הגיעו כל                                  |         |
|                                    | הביטים של המילה)                                                   |         |
|                                    | - מקדמים את המונה cntr ב-1                                         |         |
|                                    | HiClk עוברים למצב -                                                |         |
|                                    | אם לא (המילה השלמה התקבלה)                                         |         |
|                                    | - עוברים למצב בדיקת הנתונים                                        |         |
| עוברים ל-LowCLK                    | במצב זה השעון גבוה וממתינים לביט                                   | HiClk   |
| <b>עם</b> ירידת שעון.              | הבא. אם יש ירידה ב- Kbd_CLK זה                                     |         |
| ·                                  | אומר שמגיע ביט ויש לעבור למצב הבא,                                 |         |
|                                    | קבלת הביט.                                                         |         |
| אוברים ל-NewData                   | מצב בו בודקים את נכונות הנתונים.                                   | ChkData |
| .1 עם parity_ok עם                 | בודקים האם הזוגיות נכונה (1 לוגי).                                 |         |
| עוברים ל-Idle                      | בהתאם לתוצאת הבדיקה עוברים למצב                                    |         |
| .0 עם parity_ok עם                 | הבא. אם בדיקת הזוגיות (ה-                                          |         |
| .o kiii panty_ok u                 | טובה אז מעדכנים את (parity_ok                                      |         |
|                                    | המוצא בתכולת הרגיסטר                                               |         |
|                                    | <pre>Next_Dout = shift_reg[7:0];</pre>                             |         |
|                                    | ועוברים למצב שבו מודיעים על מילה                                   |         |
|                                    | חדשה. אם הבדיקה לא טובה, עוברים                                    |         |
| T 11 4 .                           | למצב ההתחלתי של המתנה לתו חדש.<br>במצב זה תמיד מודיעים על התו החדש | N. D.   |
| עוברים ל-Idle                      | שנב אוונמיו מוויעים על ווגו ווווש dout new = $1$ 'b1;              | NewData |
| <b>עם</b> עליית שעון.              | ועוברים מצב ;                                                      |         |
|                                    | ועובו ים נוכב                                                      |         |

#### בצע קומפילציה.

```
module bitrec
     input logic clk,
     input logic resetN,
     input logic kbd_dat,
     input logic kbd_clk,
     output logic [7:0]
                              dout,
     output logic dout_new,
     output logic parity_ok
enum logic [2:0] {IDLE_ST,
                               LOW_CLK_ST, // after clock low
                               HI_CLK_ST, // after clock hi
                               CHK_DATA_ST, // after all bits recieved
                               NEW DATA ST // if valid parity announce
new data
 eep = 1 */;
```

```
logic [3:0] cntr, nextCntr /* synthesis keep
  logic [9:0] shift reg, Next_Shift_Reg /* synthesis
  logic [7:0] Next Dout
 localparam NUM OF BITS = 4'ha
      always_ff @ (posedge clk or negedge resetN)
begin: fsm_sync_proc_______
             if (resetN == 1'b0) begin
                    cur_st <= IDLE_ST ;</pre>
                   cntr <= 4'h0 ;
shift_reg <= 10'h000 ;</pre>
                    dout <= 8'h00 ;
             end
             else begin
                   cur st <= nxt st;
                    cntr <= nextCntr;</pre>
                    shift_reg <= Next_Shift Reg;</pre>
                    dout <= Next Dout;</pre>
             end
      end // end fsm sync pro
always_comb
begin
             nextCntr = cntr ;
             Next Shift Reg = shift reg
             Next Dout = dout ;
             dout new = 1'b0;
      case(cur st)
                    IDLE ST: begin
                          nextCntr = 4'h0
                           if( (kbd clk == 1'b0) && (kbd dat == 1'b0
                                 nxt st = LOW CLK ST;
                    end
                    LOW CLK ST: begin
                           if (kbd clk == 1'b1) begin
                                 Next Shift Reg = {kbd dat, shift reg
[9:1]};
                                 nextCntr = cntr + 1;
                                 if (cntr < NUM OF BITS)
                                        nxt st = HI CLK ST;
                                 else if (cntr == NUM OF BITS)
                                        nxt st = CHK DATA ST;
                          end
                    end
                    HI CLK ST: begin
                          if (!kbd clk)
                                 nxt st = LOW CLK ST;
                    end
                    CHK DATA ST: begin
                              (parity_ok) begin
                                 nxt st = NEW DATA ST;
                                 Next Dout = \overline{\text{shift reg}[7:0]};
```

#### צרף לכאן צילום מסך של תוצאות קומפילציה מוצלחת של המעגל.



צור SYMBOL של קובץ זה אחרי קומפילציה מוצלחת.

#### 3.2 סימולציה

בצע סימולציה ב- Quartus כדי לדבג את מכונת המצבים שתכננת.

פתח קובץ סימולציה חדש ושרטט את אות הכניסה הבא (עבור כניסת מקש הרווח 29h .01001010001



#### הדרכה לסימולציה: מומלץ להגדיר:

- שעון המערכת (clk) מהיר פי 10 משעון המקלדת (Kbd\_CLK): למשל, קבע בשעון המערכת פי 10 משעון המקלדת period=10nsec ובשעון המקלדת period=10nsec
- יו' ב- 25 nsec ששעון המקלדת ב- '1' ב- 25 nsec של מתרחש בזמנים ששעון המקלדת ב- '1' ב- '1' לוגי!
  - End time = 1.5 usec -ב משך הסימולציה

הראה שבסימולציה שלך התוצאות זהות לדוגמה הנתונה להלן. הראה שאם מכניסים רצף טורי של radix - מתקבל ב- 29H dout מקבילי (הצג אות זה ב-  $Kbd_DAT$ , מתקבל ב-  $tout_new$  ומתקבל  $tout_new$  ומתקבל  $tout_new$  ומתקבל  $tout_new$  האחרון הסתיים (אחרי ה-  $tout_new$ ).

# רשוב מאד: לביצוע הסימולציה יש להזין אך ורק את אות המבוא KBD\_DAT כפי שנתון בדוגמה לעיל!

חשוב להראות בסימולציה גם סיגנלים פנימיים כגון המונה, הSHIFT REGISTER ומכונת המצבים (שורה לכל מצב) , במידת הצורך על מנת שהסימולציה לא תצמצם את המשתנים הוסף להגדרת המשתנים את הפקודה הבאה :

```
logic [3:0] cntr, nextCntr /* synthesis keep = 1 */;
```

#### צרף לכאן צילום מסך של תוצאות סימולציה מוצלחת.



### 4 חישוב עומק הזכרון עבור הנתח הלוגי

<u>רקע למטלה:</u> על מנת לדבג את המערכת רוצים לדגום באמצעות הנתח הלוגי את אות המבוא Kbd\_DAT של יחידת ה- BITREC בזמן הקשה על מקש כלשהו.

ברוב המקשים קוד המקש מכיל 11 סיביות, אך במקשים מהסוג החדש, הקוד מכיל 11 סיביות נוספות ומחזור שעון הפסקה (למשל הקוד של מקש Down Arrow מהסוג החדש הוא (72 E0). כמו כן, שעון המקלדת Kbd\_CLK, שמשמש לסנכרון סיביות הנתונים של Kbd\_DAT, עובד בתדר של 12.5 KHz.

חשב מה צריך להיות עומק הזכרון המינימלי בנתח הלוגי הדרוש לקליטת כל הקוד במקרה זה. חישוב ותשובה:

> זמן מחזור = 80 מיקרו-שניות מספר סיביות בקוד של מקש אחד = 2+1\*11 = 23 התדר של שעון הדגימה = 50 מגה הרץ זמן מחזר \* מספר סיביות \* תדר = 92000 ולכן נבחן בעומק זכרון של 128K

### 5 מטלת תכן עם מקלדת

<u>רקע למטלה</u>: בישומים רבים אפשר להשתמש במקלדת לביצוע פעולות שונות, בדומה למפסקים ולחצנים שעל הכרטיס. במטלה זו תלמד איך להשתמש בממשק למקלדת לביצוע פעולות באמצעות מקשים מסוימים.

בישום זה קוד המקש המופק מממשק את הקובץ הגרפי הנתון לך  $TOP\_KBD\_DEMO.bdf$ . בישום זה קוד המקש המופק מממשק המקלדת (KBDINTF) מוזן לשני מודולים מאותו סוג:

- מודול keyToggle\_decoder שמזהה מקש ספציפי, לפי קוד מקש נתון כפרמטר, ומפיק 3 אותות
  - המקש בין 0 ל-1 לוגי keyToggle o מחליף מצב כל לחיצה על המקש בין 1 ל-1 לוגי
  - בוזר, מוציא פולס צר בתחילת הלחיצה על המקש keyRisingEdgePulse o
    - המקש לחוץ keyIsPressed o מוציא 1 לוגי בכל משך הזמן שהמקש

בדוגמה הנתונה משתמשים פעמיים במודול זה, פעם עבור מקש הרווח (עם הפרמטר 19h029). (עם הפרמטר 9h029) ופעם עבור מקש ה-Enter (עם הפרמטר 19h058).



.keyToggle\_decoder במטלה זו נתמקד במודול

וסיים את כתיבת המימוש שלו  $keyToggle\_decoder$  מסיים את הקובץ  $keyToggle\_decoder$  את הקובץ &&&&&&&

#### בדוגמה הנתונה מה עושה מקש הרווח ומה עושה מקש ה- Enter? תשובה:

1 keyIsPressed עבור מקש הרווח Enter עבור מקש 1 keyToggle

```
module keyToggle decoder
                       clk,
   input
             logic
      input logic
                       resetN,
   input logic[8:0]
                        keyCode,
  input logic make,
   input logic
                    brakee,
   output logic
   output logic keyRisingEdgePul
   output logic keyIsPressed
   parameter KEY VALUE = 9'h029 ;
      logic keyIsPressed d ; //
   assign keyRisingEdgePulse = ( keyIsPressed_d == 1'b0 ) &&
keyIsPressed == 1'b1
      always_ff @(posedge clk or negedge resetN)
            begin: fsm_sync_proc
                  if (resetN == 1'b0) begin
                        keyIsPressed_d <= 0</pre>
                        keyIsPressed <= 0 ;</pre>
                        keyToggle <= 0 ;</pre>
                  end
                  else begin
                     if (keyCode
                                   == KEY VALUE ) begin
                               if (make)
                                     keyIsPressed <=
                               else if (brakee)
                                     keyIsPressed
                               else
                        end ;
 delay of one clock
                        keyToggle <= ( keyRisingEdgePulse ) ?</pre>
 keyToggle : keyToggle ; // swap on every rising edge
                  end // if
      end // always fi
```



בצע סימולציה למודול זה (keyToggle\_decoder) והראה ששלוש היציאות עובדות נכון עבור לפחות שני מקשים שונים. פעם או פעמיים עם מקש שעובר אותו ופעם עם מקש אחר כלשהוא, וזאת כדי לוודא שהמודול לא מגיב אליו.

#### צרף לכאן צילום מסך של תוצאות סימולציה מוצלחת.



### 6 גיבוי העבודה

<u>שמור</u> את הפרויקט רגיל וגם כארכיב (באמצעות Project -> Archive Project). <u>תגבה</u> את קובץ הארכיב וגם העלה אותו למודל למקום המתאים. במעבדה תמשיך את העבודה על פרויקט זה.



שמור וגבה את הדו"ח שלך רגיל.

שמור את הדוח גם כ- PDF והעלה אותו למודל.

לאחר שסיימת - לחץ על ה LINK ומלא בבקשה את השאלון המצורף

<u>מלא את הטופס</u>